Таблица 1.6 - Разъем Х2
Контакт
|
Цепь
|
Контакт
|
Цепь
|
Контакт
|
Цепь
|
1
|
Корпус
|
19
|
Корпус
|
37
|
D7
|
2
|
Корпус
|
20
|
Корпус
|
38
|
K D2
|
3
|
Корпус
|
21
|
D1
|
39
|
AS
|
4
|
Корпус
|
22
|
Корпус
|
40
|
DS
|
5
|
WAIT
|
23
|
+5BI
|
41
|
K AS
|
6
|
Корпус
|
24
|
+5BI
|
42
|
K D1
|
7
|
+15В
|
25
|
WRITE
|
43
|
K D7
|
8
|
+15В
|
26
|
Корпус
|
44
|
D6
|
9
|
-
|
27
|
Корпус
|
45
|
J2_TMS
|
10
|
Корпус
|
28
|
Корпус
|
46
|
J2_TCK
|
11
|
-15В
|
29
|
J1_TCK_KO
|
47
|
J2_TD0
|
12
|
-15В
|
30
|
J1_TDO_KO
|
48
|
J2_TDI
|
13
|
D5
|
31
|
J1_TDI_KO
|
49
|
+5B
|
14
|
Корпус
|
32
|
J1_TMS_KO
|
50
|
+5B
|
15
|
-5BI
|
33
|
D4
|
51
|
+5B
|
16
|
-5BI
|
34
|
D3
|
52
|
+5B
|
17
|
CPU_INIT
|
35
|
D0
|
53
|
Корпус
|
18
|
Корпус
|
36
|
D2
|
54
|
Корпус
|
55
|
Корпус
|
78
|
LN6
|
100
|
REZ_RAZ2
|
56
|
Корпус
|
79
|
K D3
|
101
|
Корпус
|
58
|
J1_TD0
|
80
|
K D0
|
102
|
Корпус
|
59
|
J1_TDI
|
81
|
LN7
|
103
|
Корпус
|
60
|
J1_TMS
|
82
|
LN1
|
104
|
Корпус
|
61
|
LN12
|
83
|
-
|
105
|
+3.3B
|
62
|
-
|
84
|
ТД2
|
106
|
+3.3B
|
63
|
K D5
|
85
|
LN5
|
107
|
+3.3B
|
64
|
K DS
|
86
|
LN4
|
108
|
+3.3B
|
65
|
LN8
|
87
|
RY/BY KO
|
109
|
+3.3B
|
66
|
LN11
|
88
|
-
|
110
|
+3.3B
|
67
|
-
|
89
|
K WAIT
|
111
|
+3.3B
|
68
|
+5.5 B II
|
90
|
-
|
112
|
+3.3B
|
69
|
LN0
|
91
|
K D6
|
113
|
Корпус
|
70
|
LN9
|
92
|
ТД3
|
114
|
Корпус
|
71
|
-
|
93
|
K WRITE
|
115
|
Корпус
|
72
|
5.5 B общ.
|
94
|
-
|
116
|
Корпус
|
73
|
LN10
|
95
|
-
|
117
|
-
|
74
|
LN2
|
96
|
-
|
118
|
ТД
|
75
|
-
|
97
|
K D4
|
119
|
ТД
|
76
|
-5.5 B II
|
98
|
ТД4
|
120
|
Корпус
|
77
|
LN3
|
99
|
REZ_RAZ1
|
|
|
Электрическое соединение разрабатываемой системы с платой АЦП-079-03
будет осуществляться при помощи этих разъемов (Х1, Х2).
Входными сигналами системы регистрации данных являются:
- шины питания (может использоваться вся номенклатура питающих
напряжений);
- последовательный байтный порт микропроцессора LINK (LN0 - LN12).
Исходя из анализа цепей в соединителях Х1 и Х2 получаем, что все
требуемые сигналы находятся на разъеме Х2, следовательно разъем Х1 будет
использоваться только для дублирования цепей корпуса и в качестве механического
соединителя. В таблице 1.6 приведены контакты разъема Х2 разрабатываемой ячейки
и сигналы соответствующие им, которые предполагается использовать для связи с
ячейкой АЦП-079-03.
Так как разрабатываемая ячейка будет использоваться в составе
специализированного вычислителя необходимо обеспечить дополнительное
механическое крепление. Следовательно нужно обеспечить совместимость системы
регистрации данных и ячейки АЦП-079-03 по местам механического крепления. Для
осуществления механического крепления ячеек в составе изделия необходимо
использовать крепеж (болты, домкраты) большей длинны.
Эскиз системы в составе специализированного вычислителя представлен на
рисунке 1.3.
Рисунок 1.4 - Эскиз механического крепления системы в специализированном
вычислителе.
2.
РАЗРАБОТКА ФУНКЦИОНАЛЬНОЙ СХЕМЫ И ВЫБОР ЭЛЕМЕНТНОЙ БАЗЫ
2.1
Описание функциональной схемы системы
Для того чтобы выполнить данную задачу нам необходимо иметь следующие
узлы:
- узел приема информации из коммуникационного порта ввода/вывода
микропроцессора 1879ВМ1;
- блок обмена с последовательным портом;
- блок обмена с буферной памятью;
- скоростная буферная память;
- блок согласования с микроконтроллером;
- блок обмена с часами реального времени;
- блок обмена с основным накопителем;
- микроконтроллер;
- накопитель.
2.1.1 Узел
приема информации из коммуникационного порта ввода/вывода микропроцессора
1879ВМ1
Информация поступает с темпом 20 Мбайт/сек, т.е. период обновления
информации 50 нс. В дальнейшем эту информацию необходимо сохранять в
накопителе. Для обеспечения необходимого объема регистрируемой информации (8
Гб) в приемлемых геометрических размерах целесообразно применять твердотельные
накопители на базе микросхем Flash
или малогабаритные жесткие диски. Так как разрабатываемый блок будет
использоваться в жестких климатических и механических условиях, в которых не
могут работать жесткие диски, то будет использоваться твердотельный накопитель.
Современные накопители большого объема на базе микросхем Flash памяти не способны обеспечить
высокий темп записи, следовательно, нам необходима промежуточная скоростная
память. Объем данной промежуточной памяти должен быть выше, чем единичный пакет
информации, передаваемой за один обмен. Принятый пакет данных, сохраненный в
промежуточной буферной памяти, необходимо переписать в основной накопитель до
прихода следующей пачки информации (33 мс).
Исходя из условий технического задания для управления нашей системой и
обеспечения связи с ПК нам необходим микроконтроллер со встроенным USB-интерфейсом. Но микроконтроллер не
сможет обеспечить достаточного быстродействия. Поэтому для перезаписи данных из
промежуточной буферной памяти в основной накопитель необходимо использовать
аппаратный автомат перезаписи данных, которым будет управлять микроконтроллер.
Для синхронизации информации с разрабатываемого блока с другими приборами
регистрации, а так же для привязки информации нам необходимы часы реального
времени, они позволят регистрировать время прихода нового пакета информации от
специализированного вычислителя. Тем самым мы показали необходимость пяти
блоков: микроконтроллера, промежуточной буферной памяти, основного накопителя
большого объема, автомата перезаписи данных из промежуточной буферной памяти в
основной накопитель и часов реального времени. Для того, чтобы связать все узлы
между собой необходимо согласовать интерфейсы. Для функции согласования нам
необходимы узлы которые за это отвечают.
На основе данных рассуждений мы получаем функциональную схему,
приведенную на рисунке 2.1.
Рисунок 2.1 - Функциональная схема разрабатываемой системы
2.1.2 Блок
обмена с последовательным портом
Блок обмена с последовательным портом принимает информацию от
специализированного вычислителя по коммуникационному порту ввода/вывода
микропроцессора 1879ВМ1 и передает ее в блок обмена с промежуточной буферной
памятью. Данный блок содержит следующие входные сигналы:
- восьмиразрядную шину данных;
- один сигнал - строб готовности данных;
- один сигнал приема данных.
Выходные сигналы блока:
- шина адреса;
- шина данных;
- сигнал записи данных;
- сигнал ответа для коммуникационного порта.
Данный блок выполняет следующие функции:
- принимает информацию ;
- синхронизирует принятую информацию с тактовым генератором;
- формирует сигнал ответа для коммуникационного порта ввода/ вывода
микропроцессора 1879ВМ1 о том, что данные приняты, который необходим для
функционирования интерфейса LINK;
- ведет подсчет принятых байт информации для формирования сигнала
окончания сеанса обмена со специализированным вычислителем;
- формирует шину данных, шину адреса, сигнал записи для работы с
промежуточной буферной памятью;
- формирует сигнал окончания сеанса обмена.
2.1.3 Блок
обмена с буферной памятью
Данный блок служит для преобразования интерфейса скоростной буферной
памяти и обеспечивает три следующих режима работы памяти:
- запись принятой информации, поступающей от блока обмена с
последовательным портом в скоростную буферную память;
Страницы: 1, 2, 3, 4, 5, 6, 7
|